全景視頻處理器 (ART/216CP)

全景視頻處理器 (ART/216CP)

全景視頻處理器 (ART/216CP)
ART/216CP
平台
06 / 06 / 2016 - 05 / 03 / 2018
10,997

李美璇博士

1) Panoramic video processing (PVP) algorithm description 2) Performance simulation models in C/Matlab 3) System functional specification of PVP FPGA board 4) Micro-architecture specifications of PVP functional modules 5) FPGA hardware implementation in hardware description language (Verilog) 6) Performance evaluation system and evaluation report a) FPGA prototyping board (3 sets) b) Panoramic video camera system for evaluation and demonstration (8 sets) •Input: no. of cameras: >=4; resolution: >1M pixels; frame rate: 30fps •Output: resolution: 3840x2160; frame rate: 30fps 7) Multiview rendering ASIC (CS deliverables for Marvel Digital Limited) a) Gate level netlist for structured ASIC implementation of multiview rendering b) Evaluation board for multiview rendering system with structured ASIC

莫秉燦先生
Mr Yiu-kei LI
Mr King Hung CHIU
Mr Kenneth C. K. LO
Mr Joe T. F. LAU
Dr Luhong LIANG
Dr Man Chi CHAN
Mr Tim K. L. WONG
Dr Yuzhong JIAO
Mr Teddy H. Y. WONG
Mr Darcy Q. Z. LI
Mr Chung Shui CHOW
Ms Xuejiao LIU
Ms Shuan CAO
Mr Chao SHI
Mr Gary J.J. XIONG

萬維數碼有限公司
萬維數碼有限公司 [贊助機構]
萬維數碼有限公司 [贊助機構]


在這個網絡時代,人們花越來越多的時間在智能手機,平板電腦和計算機上。市場分析顯示數碼視頻的流行程度正隨着個人瀏覽器的普及在世界各地迅速地上升。由於領先企業包括臉書,索尼及微軟等將於2016年推出消費級別的頭戴式顯示器,市場預計在未來幾年對沉浸式360度全景視頻的需求將有顯著的增長。目前市面上只有極少數能捕捉360度全景視頻的產品,而且大都依賴離線手動處理,產生出來的視頻分辨率低並有顯著瑕疵。 本項目將開發用於創建超高清360度全景視頻的創新性算法和架構,以產生具備高動態範圍,均匀分辨率及無縫的全景影像,並在FPGA平台上加以實現,從而提供實時從多台攝像機生成全景視頻的硬件加速技術方案。 本項目旨在實現實時全景視頻處理。這將有利於沉浸式視頻被廣泛採用於娛樂和廣告媒體上,為香港娛樂和媒體製作行業提供新的增長機會。這技術也能應用到視頻監控和空中視察上,以提供用於保護國家基礎設施和土地資源的高效解決方案。從長遠來看,它可以實現遠程呈現,令旅遊業轉變成更環保及具可持續性。